首页:修订间差异
来自清华大学高性能处理器实验室
跳到导航跳到搜索
小 (→◇ 科研成果展示) |
|||
第41行: | 第41行: | ||
** 在六发射VLIW流水线基础上实现双发射超标量指令执行 | ** 在六发射VLIW流水线基础上实现双发射超标量指令执行 | ||
** 首次实现VLIW流水线分支预测功能 | ** 首次实现VLIW流水线分支预测功能 | ||
** 兼容ARM v7a | ** 兼容ARM v7a 指令集,1.9DMIPS/MHz | ||
** 实现了模拟电路隐蔽型硬件木马和抗硬件木马设计 | ** 实现了模拟电路隐蔽型硬件木马和抗硬件木马设计 | ||
** 集成了嵌入式1Mb的ReRAM | ** 集成了嵌入式1Mb的ReRAM |
2017年10月27日 (五) 01:53的版本
欢迎访问 清华大学数字信号处理器课题组!
|
|
Copyright © 2009-2016 DSP Laboratory, Institute of Microelectronics, Tsinghua University. All Rights Reserved. 清华大学微电子所数字信号处理器实验室 版权所有.