“首页”的版本间的差异

来自清华大学高性能处理器实验室
跳转至: 导航搜索
第27行: 第27行:
 
:* 云计算处理器
 
:* 云计算处理器
 
:* 密码处理器IP
 
:* 密码处理器IP
 +
 +
== 专利列表 ==
 +
# [http://211.157.104.87:8080/sipo/zljs/hyjs-yx-new.jsp?recid=CN200810006836.7&leixin=fmzl&title=一种超长指令字处理的方法和装置&ipc=G06F9/38(2006.01)I 一种超长指令字处理的方法和装置]
 +
# [http://211.157.104.87:8080/sipo/zljs/hyjs-yx-new.jsp?recid=CN200810101451.9&leixin=fmzl&title=一种超长指令字指令并行执行方法及装置&ipc=G06F9/38(2006.01)I 一种超长指令字指令并行执行方法及装置]
 +
# [http://211.157.104.87:8080/sipo/zljs/hyjs-yx-new.jsp?recid=CN200910090203.3&leixin=fmzl&title=一条指令完成一次反量化的微处理器实现方法&ipc=G06F9/30(2006.01)I 一条指令完成一次反量化的微处理器实现方法]
 +
# [http://211.157.104.87:8080/sipo/zljs/hyjs-yx-new.jsp?recid=CN200910090205.2&leixin=fmzl&title=一条指令完成一次蝶形运算的微处理器实现方法&ipc=G06F9/302(2006.01)I 一条指令完成一次蝶形运算的微处理器实现方法]
 +
# [http://211.157.104.87:8080/sipo/zljs/hyjs-yx-new.jsp?recid=CN200910090204.8&leixin=fmzl&title=完成两次乘法两次加法两次位移的微处理器实现方法&ipc=G06F9/38(2006.01)I 完成两次乘法两次加法两次位移的微处理器实现方法]
 +
# [http://211.157.104.87:8080/sipo/zljs/hyjs-yx-new.jsp?recid=CN201010033646.1&leixin=fmzl&title=微处理器&ipc=G06F9/30(2006.01)I 微处理器]
 +
# [http://211.157.104.87:8080/sipo/zljs/hyjs-yx-new.jsp?recid=CN201010207978.7&leixin=fmzl&title=一种多周期指令执行方法和装置&ipc=G06F9/38(2006.01)I 一种多周期指令执行方法和装置]
 +
# [http://211.157.104.87:8080/sipo/zljs/hyjs-yx-new.jsp?recid=CN201010547535.2&leixin=fmzl&title=支持同时多线程的超长指令字处理器结构&ipc=G06F15/80(2006.01)I 支持同时多线程的超长指令字处理器结构]
 +
# 一种指令集可扩展处理器的控制方法
 +
# 一种处理器的指令执行结果存储结构

2011年5月9日 (一) 13:29的版本

欢迎访问清华大学微电子所 数字信号处理器实验室 (旧版入口)

课题组简介

本课题组主要从事高性能数字信号处理器系统设计研究。课题组目前包括孙义和教授,何虎副教授,李翔宇老师,杨旭博士,郭德源,黎峥博士。 目前组内有博士研究生6名,硕士研究生7名。 课题组还与清华大学计算机系高性能所汤志忠教授合作开发高性能并行编译技术。

主要专注方向

  1. 高性能数字信号处理器(DSP)设计
  2. 超大规模集成电路(VLSI)测试方法学和可测性设计
  3. 并行程序设计模型与编译技术
  4. 适应视频图像处理和科学计算的计算机体系结构
  5. 多核、众核片上系统
  6. 片上网络(NoC)设计
  7. 集成电路和处理器新技术和新方向

主要资助来源

  • 国家自然科学基金
  • 工信部集成电路发展资金
  • 重大专项
  • 教育部博士点基金
  • 清华大学校基金
  • 其他合作项目

在研项目

  • “核高基”重大专项
  • 高性能嵌入式DSP IP核
  • 高性能片上网络
  • 云计算处理器
  • 密码处理器IP

专利列表

  1. 一种超长指令字处理的方法和装置
  2. 一种超长指令字指令并行执行方法及装置
  3. 一条指令完成一次反量化的微处理器实现方法
  4. 一条指令完成一次蝶形运算的微处理器实现方法
  5. 完成两次乘法两次加法两次位移的微处理器实现方法
  6. 微处理器
  7. 一种多周期指令执行方法和装置
  8. 支持同时多线程的超长指令字处理器结构
  9. 一种指令集可扩展处理器的控制方法
  10. 一种处理器的指令执行结果存储结构